Transcript Sekvenčné logické obvody (predmet :automatizácia)
Slide 1
Sekvenčné logické obvody
(predmet :automatizácia)
Učebná pomôcka pre maturantov
Ing. Eva Zeleňáková
Slide 2
Bloková schéma SLO
Výstupné premenné (Y) SLO sú kombináciou :
• vstupných premenných v danom okamihu (A a B),
• ale aj minulými hodnotami niektorých premenných z
predchádzajúceho stavu.
Slide 3
RS – asynchrónny
RESET
• RS – vytvorený pomocou NOR –ov .
Stav RESET
Stav RESET po vynulovaní
Slide 4
RS – asynchrónny
SET
Stav SET
Stav SET po vynulovaní
Slide 5
RS – asynchrónny
ZAKÁZANÝ STAV
• Ak R=S=0 a R=S=1 nestabilné stavy
Stav keď žiadame súčasne (REST) R=1 a
(SET) S=1 => protichodné požiadavky
nazývame ZAKÁZANÝ STAV.
Slide 6
RS – asynchrónny
časový priebeh a pravdivostná
tabuľka
Pravdivostná tabuľka RS obvodu z NOR-ov
R
0
0
1
1
S
0
1
0
1
Ǫ
0/1
1
0
X
Ǭ
0/1
0
1
X
SET
RESET
Zakázaný stav
Časový priebeh RS obvodu z NOR-ov
Slide 7
Iné prevedenie RS obvodu
• RS – vytvorený pomocou NAND–ov .
Pracuje rovnako ako RS s NOR-ov,
rozdiel je v zakázanom stave => R=0 a S=0 .
Slide 8
Iné prevedenie RS obvodu
Pravdivostná tabuľka RS obvodu z NAND-ov
R
0
0
1
1
S
0
1
0
1
Ǫ
X
1
0
0/1
Ǭ
X
0
1
0/1
Zakázaný stav
SET
RESET
Časový priebeh RS obvodu z NAND-ov
Slide 9
RS – synchrónny
• Jeho výstup možno meniť iba počas
trvania hodinového impulzu.
C - hodinový impulz
Ak C=0 =>obvod z NAND-ov
je zablokovaný.
Slide 10
RS – synchrónny
časový priebeh a pravdivostná
tabuľka
R
0
0
0
1
1
S
0
0
1
0
1
C
0
1
1
1
1
Ǫ
0/1
0/1
1
0
X
Ǭ
0/1
0/1
0
1
X
Zakázaný stav
Časový priebeh RS – synchrónneho obvodu
je označený červenou farbou
Slide 11
Grafické značky RS obvodov
Grafická značka
RS asynchrónneho obvodu
Grafická značka
RS synchrónneho obvodu
Slide 12
D- preklápací obvod
• Odstraňuje zakázaný stav, tým že na
vstupe je RS invertor.
D
x
0
1
C
0
1
1
Ǫ n+1
Ǫn
0
1
zachovanie pôvodného stavu
log.0
log.1
Pravdivostná tabuľka a priebeh D obvodu
Princíp a grafická značka D obvodu
Slide 13
JK- preklápací obvod
Nemá zakázané stavy, preklopenie nastáva
iba ak C =1.
J
0
0
1
1
K
0
1
0
1
Ǫn+1
Ǫn
0
1
Ǭn
zachovanie stavu J=K=0
vynulovanie J=0, K=1
nastavenie J=1, K=0
znegovanie stavu J=K=1
Pravdivostná tabuľka a priebeh JK obvodu
Principiálne zapojenie a grafická značka JK obvodu
Slide 14
T- preklápací obvod
T
0
1
Ǫn+1
Ǫn
Ǭn
=>
nepreklápa
preklápa
Pravdivostná tabuľka T obvodu
Princíp a grafická značka T obvodu
Priebeh signálov v T obvode
Slide 15
Literatúra
• J. Kesl : Číslicová elektronika
• www.cs.umd.edu
• www.wikipedia.org/wiki/Flip-flop
Ďakujem za pozornosť !
Sekvenčné logické obvody
(predmet :automatizácia)
Učebná pomôcka pre maturantov
Ing. Eva Zeleňáková
Slide 2
Bloková schéma SLO
Výstupné premenné (Y) SLO sú kombináciou :
• vstupných premenných v danom okamihu (A a B),
• ale aj minulými hodnotami niektorých premenných z
predchádzajúceho stavu.
Slide 3
RS – asynchrónny
RESET
• RS – vytvorený pomocou NOR –ov .
Stav RESET
Stav RESET po vynulovaní
Slide 4
RS – asynchrónny
SET
Stav SET
Stav SET po vynulovaní
Slide 5
RS – asynchrónny
ZAKÁZANÝ STAV
• Ak R=S=0 a R=S=1 nestabilné stavy
Stav keď žiadame súčasne (REST) R=1 a
(SET) S=1 => protichodné požiadavky
nazývame ZAKÁZANÝ STAV.
Slide 6
RS – asynchrónny
časový priebeh a pravdivostná
tabuľka
Pravdivostná tabuľka RS obvodu z NOR-ov
R
0
0
1
1
S
0
1
0
1
Ǫ
0/1
1
0
X
Ǭ
0/1
0
1
X
SET
RESET
Zakázaný stav
Časový priebeh RS obvodu z NOR-ov
Slide 7
Iné prevedenie RS obvodu
• RS – vytvorený pomocou NAND–ov .
Pracuje rovnako ako RS s NOR-ov,
rozdiel je v zakázanom stave => R=0 a S=0 .
Slide 8
Iné prevedenie RS obvodu
Pravdivostná tabuľka RS obvodu z NAND-ov
R
0
0
1
1
S
0
1
0
1
Ǫ
X
1
0
0/1
Ǭ
X
0
1
0/1
Zakázaný stav
SET
RESET
Časový priebeh RS obvodu z NAND-ov
Slide 9
RS – synchrónny
• Jeho výstup možno meniť iba počas
trvania hodinového impulzu.
C - hodinový impulz
Ak C=0 =>obvod z NAND-ov
je zablokovaný.
Slide 10
RS – synchrónny
časový priebeh a pravdivostná
tabuľka
R
0
0
0
1
1
S
0
0
1
0
1
C
0
1
1
1
1
Ǫ
0/1
0/1
1
0
X
Ǭ
0/1
0/1
0
1
X
Zakázaný stav
Časový priebeh RS – synchrónneho obvodu
je označený červenou farbou
Slide 11
Grafické značky RS obvodov
Grafická značka
RS asynchrónneho obvodu
Grafická značka
RS synchrónneho obvodu
Slide 12
D- preklápací obvod
• Odstraňuje zakázaný stav, tým že na
vstupe je RS invertor.
D
x
0
1
C
0
1
1
Ǫ n+1
Ǫn
0
1
zachovanie pôvodného stavu
log.0
log.1
Pravdivostná tabuľka a priebeh D obvodu
Princíp a grafická značka D obvodu
Slide 13
JK- preklápací obvod
Nemá zakázané stavy, preklopenie nastáva
iba ak C =1.
J
0
0
1
1
K
0
1
0
1
Ǫn+1
Ǫn
0
1
Ǭn
zachovanie stavu J=K=0
vynulovanie J=0, K=1
nastavenie J=1, K=0
znegovanie stavu J=K=1
Pravdivostná tabuľka a priebeh JK obvodu
Principiálne zapojenie a grafická značka JK obvodu
Slide 14
T- preklápací obvod
T
0
1
Ǫn+1
Ǫn
Ǭn
=>
nepreklápa
preklápa
Pravdivostná tabuľka T obvodu
Princíp a grafická značka T obvodu
Priebeh signálov v T obvode
Slide 15
Literatúra
• J. Kesl : Číslicová elektronika
• www.cs.umd.edu
• www.wikipedia.org/wiki/Flip-flop
Ďakujem za pozornosť !