数字电路实验课件-2012第一讲2

Download Report

Transcript 数字电路实验课件-2012第一讲2

数字实验箱(右)介绍
共阴、共阳
七段码显示
16位
逻辑
电平
显示
6位BCD码显示
电路搭建区
16位
逻辑
电平
高—
—低
电源部分
信号源部分
芯片检测部分
数字实验箱导线使用要求
1、用线原则:
按连线距离控制线长短;
2、按色连线(易排故障)
红色——电源“+5V”
高电平1;
黑色——电源“地”
低电平0 ;
合理使用其它颜色线
3、按长短分类收放;
4、拔线头。
分
类
放
线
Ai
&
&
&
&
&
&
Fi
&
&
&
Ci
Bi
A、一位全加器
逻辑图
Ci-1
Ci
Fi
8
6
7
2
3
4
5
9
10
11
12
13
1
7
6
5
4
3
2
1
7
6
5
4
3
2
1
B、一位全加器 实物接线图
14
8
9
10
11
74LS00
74LS00
74LS00
12
13
14
8
9
10
11
12
13
14
Ci-1
Bi
Ai
+5V
+5V
+5V
3 Ci
2
1
6
2
4
11
5
9
&
10
9
1
7
&
&
U3
74LS00
13
Bi
13
3
11
12
Ai
12
10
&
&
4
&
5
8
&
&
8
14
&
U2
74LS00
&
1
6 Fi
&
&
U1
74LS00
&
3
1
2
Ci-1
74LS00引脚图
注意:74LS00的7脚接地,14脚接+5V ,74LS00的多余输入端可以悬空
C、一位全加器逻辑接线图(实验电路图)
实验 一
TTL门电路逻辑功能测试及
三态输出门应用
一、 实验目
1、熟悉和掌握综合实验箱的基本操作功能
的
2、掌握与或非门逻辑功能及多余输入端的处 理方法
3、掌握三态输出门的逻辑功能及典型应用
4、掌握简单组合逻辑电路的设计
二、实验设备及用
1、数字逻辑实验箱 一台
具
2、双踪示波器
一台
3、万用表
一只
4、74LS00 2片;74LS54、74LS125各1片; 连接导
线若干
三、实验内容
1、 4路(2-3-3-2)输入的与或非门74LS54 介绍
74LS54的逻辑符号和引脚图如图9-1所示
Y
VCC J
︽
&
&
A B C D E F GH I J
(a)与或非门逻辑符号
逻辑表达式:
9
8
6
7
&
1
图9-1
H G F NC
14 13 12 11 10
1
&
I
2
3
4
5
A B C D E Y GND
(b)74LS54引脚图
与或非门逻辑符号74LS54引脚图
Y  AB  CDE  FGH  IJ
2、 与或非门(74LS54)测试:Y
 AB  FG
74LS54逻辑表达式: Y  AB  CDE  FGH  IJ
注意:多余输入端(C、D、E、H、I、J)。
意义:灵活使用逻辑转换达到设计目的!
如电路中需要实现: Y  ( A  B  C  D)  E
可用逻辑器件:
二输入四与非门74LS00
六反相器
74LS04
四输入二与非门74LS20
二输入四或门 74LS32
你该怎么做??
1.考虑电路板面积?
2.考虑电路板是否存在可用
器件?
3.考虑芯片成本?……
表9-3 74LS54逻辑功能测试
多余输入端状态处理(0、1、悬空)
输入端
0
C
输出端
A
B
F
G
0
0
0
0
0
0
Y
D
E
H
输入端
I
J
输出端
A
B
F
G
0
1
0
0
0
0
1
1
0
0
1
0
1
0
1
0
1
0
0
0
1
1
1
0
1
1
0
1
0
0
1
1
0
0
0
1
0
1
1
1
0
1
0
1
1
0
1
1
1
0
1
1
1
1
1
1
1
Y
4、使用2输入与非门(74LS00) 设计2-4译码器
(1)写出输出方程:
E 0  ???
E1  ???
E 2  ???
E 3  ???
(2)输出方程逻辑转换:
(3)画出逻辑电路图:
表9-2
2-4译码器真值表
输出端
输入端
B
0
0
1
1
A
0
1
0
1
E3
1
1
1
0
E2
1
1
0
1
E1
1
0
1
1
E0
0
1
1
1
5、实验使用的74LS00含四个2输入与非门,2输入
与非门逻辑符号及74LS00引脚图如图9-4。
A
VCC 4B 4A 4Y 3B 3A 3Y
&
Y
14 13 12 11 10 9
8
B
Y=AB
(a)与非门逻辑符号
图9-4
1 2 3 4 5 6 7
1A 1B 1Y 2A 2B 2Y GND
(b)74LS00引脚图
74LS00引脚图
五、实验步骤
1、测试与或非门逻辑的功能
①根据实验内容的要求画出实验逻辑接线图并连接电路;
②确认电路电源连接正确后,闭合实验箱的总电源和+5V电源
开关;
③合理设置多余输入端C、D、H、I及J的状态,按照表9-3所
列的输入变量,分别测试的相应的输出电平;
④将C、D、H、I及J的处理状态,测试结果一并记入表9-3中;
⑤测试完毕,关闭实验箱的电源。