0 輸入抵補電壓(Vio )

Download Report

Transcript 0 輸入抵補電壓(Vio )

OPA 結構方塊圖及符號
主要結構
P10-11 圖10-12
圖10-13
表10-12
用途

差動放大電路
具有高輸入阻抗,高共模拒斥比(CMRR),排除雜訊
能力強。

高增益的電壓放大電路
以多級串接方式,提高增益值。

輸出級
採低輸出阻抗的射極隨耦電路,使 OPA 可以輸出較
大電流值,提高推動力。
P10-11 圖10-14
雙邊並排的外觀與接腳
(a)外觀
(b)接腳
P10-12 圖10-15
TO-5 外觀與接腳
(a)外觀
(b)接腳
P10-12 表10-13
μA741 的接腳及功用
腳位
名稱
功用
1
平衡調整腳1
與第5 腳外接可變電阻,可消除輸入抵補電
壓(Vio )之誤差值。
2
反相輸入端Vin(-) Vin(-) 與Vo 的相位成反相(相位差180° )關係
3
同相輸入端Vin
4
-VCC
供應負電壓
5
平衡調整腳2
與第1 腳外接可變電阻,可消除輸入抵補電
壓(Vio )之誤差值。
6
輸出腳Vo
輸出
7
+VCC
供應正電壓
8
NC (空接)
(+)
Vin(+) 與Vo 的相位成同相(相位差0° )關係
P10-12 表10-14
輸入阻抗( Zi )
理想值
以雙極性電晶體
(BJT)當輸入
以場效應電晶體(FET)
當輸入
P10-13 圖10-16
圖10-17
表10-15
輸入抵補電壓(Vio )
理想值
以雙極性電晶體(BJT)當
輸入
0
±1mV
以場效應電晶體(FET)
當輸入
± 50mV
P10-13
輸入抵補電壓(Vio )
理想值
典型值
0
50nA
圖10-18
表10-16
P10-14
輸入偏壓電流 (Iib)
理想值
0
典型值
表10-17
P10-14
圖10-19a
圖10-19b
(a)未補償電路
(b)用 R3 消除輸入偏壓電流
的 OPA 電路
P10-14
圖10-20a
圖10-20b
(a) R3 為反相放大電路的
補償電阻
(b) R3 為同相放大電路的補償電阻
P10-14
P10-15
表10-18
表10-19
輸入抵補電壓的漂移
理想值
實際上
0
數值越高,表示越易受溫度影響
輸入抵補電流的漂移
理想值
實際上
0
數值越高,表示越易受溫度影響
P10-15
輸出阻抗 (Zo )
理想值
典型值
0
100
輸出短路電流( Ios )
理想值
典型值
∞
25mA
表10-20
表10-22
P10-15
P10-16
開環路電壓增益(
理想值
表10-23
表10-24
)
典型值
∞
共模拒斥比(CMRR)
理想值
實際上
∞
CMRR會隨著輸入頻率的上升而下降
P10-16 圖10-21
OPA的開環路電壓增益與頻寬的乘積值
OPA的轉動率
(a)輸入信號
P10-16
(b)輸出信號
圖10-22
圖10-23
P10-19 表10-25
OPA 的理想特性
名稱
理想值
開環路電壓增益(Avo )
∞
輸入阻抗(Zi )
∞
輸出阻抗(Zo )
0
共模拒斥比(CMRR)
∞
頻帶寬度(BW)
∞
輸入抵補電壓(Vio )
0
溫度漂移(
轉動率(SR)
或
)
0( 不受溫度影響)
∞
OPA負回授電路
虛短路的表示法
P10-19 圖10-24
P10-20 圖10-25
P10-19 表10-26
Vi (同相端輸入)
與VA 之間的關係
當Vi > VA 時
當Vi < VA 時
Vo 的變化 由Vo 回授到VA, 相等電位關係
VA 的變化
上升
下降
使VA 上升,
趨近於Vi。
使VA 下降,
趨近於Vi。
Vi 與VA 之間的
差距,因負回
授循環的關
係,將越來越
小,直到當
Vi < VA 時下降
VA=Vi。
P10-20
OPA的電流關係
圖10-26
P10-20
表10-27
OPA 的(+)、(-)之間虛短路特性
等效電路
特性
1 只有負回授且未飽和時,才有
虛短路。
2 兩端電壓為 0
(Vid = V+ -V- = 0)。(等電位
關係)
3 流入的電流為 0 ( Iid = 0)。
(∵Zi= ∞ )