2) 공통 이미터 AC 전압이득 TEAM ARCHITECTURE

Download Report

Transcript 2) 공통 이미터 AC 전압이득 TEAM ARCHITECTURE

전자회로실험
1조
유승욱 이명민
TEAM ARCHITECTURE
P1
Common Emitter TR Amplifier
CE 에서 AC, DC 전압 측정
부하 및 무부하 동작에 대해
전압 증폭
입력임피던스 / 출력임피던스
TEAM ARCHITECTURE
P2
실험장비
■
■
■
■
■
■
DMM / 오실로스코프
POWER Supply
Functions Generator
TR 2N3904 (1개)
저항(1, 3, 10, 33 ㏀)
커패시터 (22㎌, 100㎌)
TEAM ARCHITECTURE
P3
1) 공통 이미터 DC 바이어스
2.95K
32.85K
22uF
22uF
9.94K
0.98K
TEAM ARCHITECTURE
100uF
P4
1) 공통 이미터 DC 바이어스
TEAM ARCHITECTURE
P5
1) 공통 이미터 DC 바이어스
b. 그림 17-1의 회로에 대한 DC 바이어스 값을 계산
식 (17.1)을 사용하여 re를 계산하고 IE를 계산
R2
VCC  (
)
R1  R2
26(mV )
re 
I EQ (mA)
TEAM ARCHITECTURE
VB = 2.323 V
VE = 1.58 V
VC = 5.21 V
IE = 1.61 mA
re = 16.15
P6
1) 공통 이미터 DC 바이어스
c. 그림 17-1의 회로를 결선. VCC = 10V
DC 바이어스 회로를 측정 (순서 b 계산 값과 비교)
DC 이미터 전류 계산
IE 측정된 값을 이용하여
VB = 2.28 V
AC 동저항 re 계산 및 비교
VE = 1.60 V
26(mV )
re 
I EQ (mA)
TEAM ARCHITECTURE
VC = 5.22 V
IE = 1.631 mA
re = 16.12
P7
2) 공통 이미터 AC 전압이득
a. 식 (17.2)를 이용하여 바이패스된 이미터에 대한
증폭기의 전압이득을 계산
AV 
 RC
e
AV = 183
TEAM ARCHITECTURE
P8
2) 공통 이미터 AC 전압이득
b. Vsig = 20mV, f = 1KHz 인 AC 신호 인가
DMM을 사용하여 출력전압 Vo를 측정
Vo = 2.66 [V]
측정된 값을 사용, 회로의 무부하 전압이득 계산
Vo
AV 
Vsig
TEAM ARCHITECTURE
AV = 133
P9
2) 공통 이미터 AC 전압이득
TEAM ARCHITECTURE
P 10
3) AC 입력 임피던스, Zi
a. 식(17.3)을 사용하여 Zi를 계산
규격표에 있는 공칭값을 사용한다.
Z O  R1 R2   e
Zi = 1.43 [kΩ]
TEAM ARCHITECTURE
P 11
3) AC 입력 임피던스, Zi
b. Zi를 측정하기 위해서 그림 12-2에 나타난 것 같이
입력 측정 저항 Rx = 1㏀ 연결
TEAM ARCHITECTURE
P 12
3) AC 입력 임피던스, Zi
b. 입력 Vsig = 20 mV를 인가. Vi 측정
Vi
Zi 
Rx
(Vsig  Vi )
Zi = 3.48 [kΩ]
TEAM ARCHITECTURE
P 13
4) 출력, Zo
a. 식 (17.4)를 이용하여 Zo를 계산하라.
Z O  RC
Zo = 2.95 [kΩ]
TEAM ARCHITECTURE
P 14
4) 출력, Zo
b. 입력 측정 저항 Rx를 제거.
Vsig = 20mV 의 입력전압에 대한 출력 전압 측정
무부하 Vo = 2.613 [V]
부하 RL = 3㏀ 을 연결 Vo 측정
부하 VL = 1.419 [V]
TEAM ARCHITECTURE
P 15
4) 출력, Zo
출력 임피던스 공식을 통해 Zo 값을 얻을 수 있다
Vo  VL
ZO 
RL
VL
Zo = 1.312 [㏀]
TEAM ARCHITECTURE
P 16
5) 오실로스코프 측정
그림 17-1 증폭기 연결, 1KHz, Vsig = 20mV(p-p)
Vsig의 파형
TEAM ARCHITECTURE
P 17
5) 오실로스코프 측정
그림 17-1 증폭기 연결, 1KHz, Vsig = 20mV(p-p)
Vo 의 파형
TEAM ARCHITECTURE
P 18
결론
1. Common Emitter TR Amplifier 회로를
구성할 수 있고,
2. CE 회로를 통해 부하가 있을 때, 부하가 없을 때의
전압 증폭, 입출력 임피던스가 어떻게 다른지
확인할 수 있다.
TEAM ARCHITECTURE
P 19
Q&A
http://www.openbind.com
TEAM ARCHITECTURE
P 20