Transcript 答辩演示
邢思锐 庄严 梁国泓
指标
实际作品
要求
产生正弦、方波、三角波三种周
期性波形;
输出波形频率范围为100Hz –
200KHz,频率步进 < 100Hz;
输出波形幅值范围0-5V (峰峰
值),可按步进0.1V (峰峰值)
调整;
由外界按键选择产生波形的种类
、频率与峰峰值;
界面显示输出的波形类型、频率
、峰峰值;
具有稳幅功能,当负载变化时,
输出电压幅值变化不大于3% (
负载电阻变化范围 100Ω);
产生正弦、方波、三角波三种周期
性波形;
输出波形频率范围为100Hz –
3MHz,频率步进 1Hz;
输出波形幅值范围0-5V (峰峰值
),可按步进0.1V (峰峰值)调
整;
由外界按键选择产生波形的种类、
频率与峰峰值;
界面显示输出的波形类型、频率、
峰峰值;
具有稳幅功能,当负载变化时,输
出电压幅值变化不大于1% (负载
电阻50Ω);
具有AM、FM、ASK、FSK、PSK
功能
系统架构
DDS模块
NiosII处理器
外围电路
软件设计
LCD
DA
按键
DDS及调
制电路
NIOS
FPGA
LPF
PA
输出
PCB制版
DE2开发板
LCD
DA
按键
DDS及调
制电路
NIOS
FPGA
LPF
PA
输出
DDS原理图
时钟
频率控制字
波形数据输出
相位控制字
f0
f m DAT A
2
f res
50106
0.0116Hz
32
2
AM调制
调幅指数
调制信号
时钟
载波信号
S AM t 1 ma f t A0 cos0t
数字调制
FM调制
调频指数
调制信号
载波信号频率控制字
t 0 K f f t
SDRAM
controller
Jtag
Uart
LCD
Controll
er
CPU
Key_in
(PIO)
Wave_out
(PIO)
Timer
一
•DA转换
二
•低通滤波
三
•功率放大
DA转换
一、采用高速DA转换器DAC900
二、DA转换参数
DA精度:10位
输出模拟信号幅值:-2.5V~+2.5V
D
N
G
A
D
N
D
N
G
A
0
6
2
2
D
D
0.1uF
0.1uF
N
N
K
1
5
4.3K
G
G
A
D
8
C
7
C
R17
R18
C
VCC-5V
R16
4
8
1
W
B
DB9
+
9
1
9
DAC900
3
DB8
O
8
6
IOUT
DB7
8
1
2
7
-
IOUT
DB6
7
2
2
2
6
DB5
F
p
8
1
OPA690
5
3
3
BYP
DB4
5
T
U
OUT_DAC900
5
2
6
C
A
S
F
DB10
0
1
3
3
7
R
8
R
DB5
1
7
1
6
1
REFin
C
N
1
1
3
3
R12
DB6
2
F
p
8
1
INT/EXT
C
N
2
1
3
3
R13
DB7
1
C
N
3
1
3
3
R15
DB8
3
U
3
2
4
3
3
6
R
DB4
3
C
DB3
3
3
3
5
R
DB3
A
D
C
N
DB2
4
R
5
2
2
3
3
3
R
DB2
V
V
VCC+5V
DB1
1
3
3
2
R
DB1
K
L
C
8
2
3
3
1
R
4
7
2
2
0.1uF
1
U
K
L
C
2
C
VCC+5V
DVCC
DA转换
DA转换电路
G
D
C
N
N
4
1
5
1
3
3
R14
DB9
DB10
低通滤波
一、采用有源滤波器,并采用软件Filter
Solutions
二、滤波器参数
阶数:三阶
带宽:20MHz
增益:1
低通滤波
电路参数:
低通滤波
幅频特性曲线:
-3.048dB
20.05Mr/s
功率放大
一、采用50Ω负载,理论末级输出电流峰值为
I OUT 2.5V
50
50m A
二、采用最大输出电流为190mA的运算放大器
OPA690
三、由于前级输出幅值为-2.5V~+2.5V,本级只做
电压跟随
D
N
G
A
D
N
G
A
0
5
1
R21
SMA
2
OPA690_OUT
OPA690_OUT
4
P
3
P
VCC-5V
4
OUT_DAC900
OPA690
+
D
N
G
A
3
0
5
R19
T
U
O
OPA690_OUT
6
8
-
7
2
2
U
VCC+5V
K
1
R22
功率放大
系统调度
主程序初始化
否
软
件
设
计
Timer0定时采
样拨码开关
否
是否有按
键中断
是
拨码开关
变化
更新波形
参数
是
更新波形输
出方式
更新控制
字
更新控制字
退出中断