Chapter 1. 서 론

Download Report

Transcript Chapter 1. 서 론

3장. 시스템의 입출력 표현
1
3.1 임펄스 응답
3.2 컨볼루션
3.3 시스템의 상호연결
3.4 선형 차분 방정식
3.5 주파수 특성
Circuits & Systems Lab.
2
3.1 임펄스 응답
Circuits & Systems Lab.
3
3.1 임펄스 응답
Circuits & Systems Lab.
4
3.1 임펄스 응답
Circuits & Systems Lab.
5
3.1 임펄스 응답
Circuits & Systems Lab.
6
3.1 임펄스 응답
Circuits & Systems Lab.
7
3.1 임펄스 응답
Circuits & Systems Lab.
8
3.2 컨볼루션
Circuits & Systems Lab.
9
3.2 컨볼루션
Circuits & Systems Lab.
10
3.2 컨볼루션
Circuits & Systems Lab.
11
3.2 컨볼루션
Circuits & Systems Lab.
12
3.2 컨볼루션
Circuits & Systems Lab.
13
3.2 컨볼루션
Circuits & Systems Lab.
14
3.2 컨볼루션
Circuits & Systems Lab.
15
3.2 컨볼루션
Circuits & Systems Lab.
16
3.2 컨볼루션
Circuits & Systems Lab.
17
3.2 컨볼루션
Circuits & Systems Lab.
18
3.2 컨볼루션
Circuits & Systems Lab.
19
3.2 컨볼루션
Circuits & Systems Lab.
20
3.2 컨볼루션
Circuits & Systems Lab.
21
3.2 컨볼루션
식(3-7)에 의하여 ( n  4 인 경우)
식(3-7)에 의하여 ( n  5 인 경우)
따라서,
n ka
e
k 0

n 5 ka
 e
k 0

1
1 e
a

e( n 1) a
1  ea
( n  4) a 
 1
e

 

a
a 
1

e
1

e


Circuits & Systems Lab.
22
3.2 컨볼루션
1)
교환성
x(nT)*h(nT) = h(nT)* x(nT)
2)
(3.8)
결합성
x(nT)*[h1(nT) * h2(nT)] = [x(nT)*h1(nT)]*h2(nT)
3)
(3.9)
분배성
x(nT)*[h1(nT) + h2(nT)] = x(nT)*h1(nT)+ x(nT)*h2(nT)
(3.10)
Circuits & Systems Lab.
23
3.3 시스템의 상호 연결
 시스템의 연결방법
1. 직렬 결합
2. 병렬결합
3. 직▪병렬결합
Circuits & Systems Lab.
24
1. 직렬연결
Circuits & Systems Lab.
25
1. 직렬연결
Circuits & Systems Lab.
26
1. 직렬연결
Circuits & Systems Lab.
27
1. 직렬연결
Circuits & Systems Lab.
28
1. 직렬연결
Circuits & Systems Lab.
29
1. 직렬연결
Circuits & Systems Lab.
30
1. 직렬연결
Circuits & Systems Lab.
31
2. 병렬결합
Circuits & Systems Lab.
32
2. 병렬결합
Circuits & Systems Lab.
33
2. 병렬결합
Circuits & Systems Lab.
34
3.4 선형 차분 방정식
Circuits & Systems Lab.
35
3.4 선형 차분 방정식
Circuits & Systems Lab.
36
3.4 선형 차분 방정식
 비재귀형 시스템
Circuits & Systems Lab.
37
3.4 선형 차분 방정식
Circuits & Systems Lab.
38
3.4 선형 차분 방정식
Circuits & Systems Lab.
39
3.4 선형 차분 방정식
Circuits & Systems Lab.
40
3.4 선형 차분 방정식
Circuits & Systems Lab.
41
3.4 선형 차분 방정식
예제 3.8
Circuits & Systems Lab.
42
3.4 선형 차분 방정식
Circuits & Systems Lab.
43
3.4 선형 차분 방정식
Circuits & Systems Lab.
44
3.4 선형 차분 방정식
Circuits & Systems Lab.
45
3.5 주파수 특성
Circuits & Systems Lab.
46
3.5 주파수 특성
Circuits & Systems Lab.
47
3.5 주파수 특성
Circuits & Systems Lab.
48
3.5 주파수 특성
Circuits & Systems Lab.
49
3.5 주파수 특성
Circuits & Systems Lab.
50
1. 진폭 특성
Circuits & Systems Lab.
51
2. 위상 특성
Circuits & Systems Lab.
52
2. 위상특성
Circuits & Systems Lab.
53
2. 위상특성
Circuits & Systems Lab.
54
2. 위상특성
Circuits & Systems Lab.
55
2. 위상특성
식(3-7)에 의하여
N 1
 (e
n 0
 jT n
)



 (e
n 0
 n
c
n 0

 jT n
)   ( e  jT ) n
 c
n N
N  n
c
n 0
1
cN


1 c
1 c
1  cn

1 c
Circuits & Systems Lab.
56
2. 위상특성
Circuits & Systems Lab.
57
2. 위상특성
Circuits & Systems Lab.
58
2. 위상특성
Circuits & Systems Lab.
59
2. 위상특성
Circuits & Systems Lab.
60
3. 지연특성
Circuits & Systems Lab.
61
3. 지연특성
Circuits & Systems Lab.
62
3. 지연특성
Circuits & Systems Lab.
63
3. 지연특성
Circuits & Systems Lab.